FPC打样加工

  • 图片0
  • 图片1
  • 图片2
  • 图片3
  • 图片4
  • 图片5
1/6
新浪微博
QQ空间
豆瓣网
百度新首页
取消

PCB线路板过孔对信号传输的影响作用

过孔(via)是多层PCB的重要组成部分之一,钻孔的费用通常占PCB制板费用的30%到40%。简单的说来,PCB上的每一个孔都可以称之为过孔。

一、过孔的寄生电容

过孔本身存在着对地的寄生电容,如果已知过孔在铺地层上的隔离孔直径为D2,过孔焊盘的直径为D1,PCB板的厚度为T,板基材介电常数为ε,则过孔的寄生电容大小近似于:C=1.41εTD1/(D2-D1)过孔的寄生电容会给电路造成的主要影响是延长了信号的上升时间,降低了电路的速度。举例来说,对于一块厚度为50Mil的PCB板,如果使用内径为10Mil,焊盘直径为20Mil的过孔,焊盘与地铺铜区的距离为32Mil,则我们可以通过上面的公式近似算出过孔的寄生电容大致是:C=1.41x4.4x0.050x0.020/(0.032-0.020)=0.517pF,这部分电容引起的上升时间变化量为:T10-90=2.2C(Z0/2)=2.2x0.517x(55/2)=31.28ps 。从这些数值可以看出,尽管单个过孔的寄生电容引起的上升延变缓的效用不是很明显,但是如果走线中多次使用过孔进行层间的切换,设计者还是要慎重考虑的。

二、过孔的寄生电感

同样,过孔存在寄生电容的同时也存在着寄生电感,在高速数字电路的设计中,过孔的寄生电感带来的危害往往大于寄生电容的影响。它的寄生串联电感会削弱旁路电容的贡献,减弱整个电源系统的滤波效用。我们可以用下面的公式来简单地计算一个过孔近似的寄生电感:L=5.08h[ln(4h/d)+1]其中L指过孔的电感,h是过孔的长度,d是中心钻孔的直径。从式中可以看出,过孔的直径对电感的影响较小,而对电感影响大的是过孔的长度。仍然采用上面的例子,可以计算出过孔的电感为:L=5.08x0.050[ln(4x0.050/0.010)+1]=1.015nH。如果信号的上升时间是1ns,那么其等效阻抗大小为:XL=πL/T10-90=3.19Ω。这样的阻抗在有高频电流的通过已经不能够被忽略,特别要注意,旁路电容在连接电源层和地层的时候需要通过两个过孔,这样过孔的寄生电感就会成倍增加。

联兴华电子深圳pcb线路板厂家,公司成立于2005年,是一家以生产批量。样板及快板PCB为主的企业,提供单面pcb线路板、双面pcb线路板、pcb多层线路板、PCB线路板制作生产,PCB线路板产品等快速打样、深圳电路板制作17年行业经验。

三、高速PCB中的过孔设计

通过上面对过孔寄生特性的分析,我们可以看到,在高速PCB设计中,看似简单的过孔往往也会给电路的设计带来很大的负面效应。为了减小过孔的寄生效应带来的不利影响,在设计中可以尽量做到:

1、从成本和信号质量两方面考虑,选择合理尺寸的过孔。比如对6-10层的内存模块PCB设计来说,选用10/20Mil(钻孔/焊盘)的过孔较好,对于一些高密度的小尺寸的板子,也可以尝试使用8/18Mil的过孔。目前技术条件下,很难使用更小尺寸的过孔了。对于电源或地线的过孔则可以考虑使用较大尺寸,以减小阻抗。

2.上面讨论的两个公式可以得出,使用较薄的PCB板有利于减小过孔的两种寄生参数。

3、电源和地的管脚要就近打过孔,过孔和管脚之间的引线越短越好,因为它们会导致电感的增加。同时电源和地的引线要尽可能粗,以减少阻抗。

4、PCB板上的信号走线尽量不换层,也就是说尽量不要使用不必要的过孔。

5、在信号换层的过孔附近放置一些接地的过孔,以便为信号提供近的回路。甚至可以在PCB板上大量放置一些多余的接地过孔。当然,在设计时还需要灵活多变。前面讨论的过孔模型是每层均有焊盘的情况,也有的时候,我们可以将某些层的焊盘减小甚至去掉。特别是在过孔密度非常大的情况下,可能会导致在铺铜层形成一个隔断回路的断槽,解决这样的问题除了移动过孔的位置,我们还可以考虑将过孔在该铺铜层的焊盘尺寸减小。

PCB线路板贴干膜常见问题及解决方法汇总

随着电子行业的不断发展,产品的不断升级,为了节省板子的空间,很多板子在设计的时候的线都已经非常小了,以前的湿膜已经不能满足现在的图形转移工艺了,现在一般小线都用干膜来生产,那么我们在贴膜过程中有哪些问题呢,下面小编来介绍一下。
  PCB线路板贴干膜常见问题及解决方法汇总
1、干膜与铜箔表面之间出现气泡
(1)不良问题:选择平整的铜箔,是无气泡的关键。

解决方法:增大PCB贴膜压力,板材传递要轻拿轻放。

(2)不良问题:热压辊表面不平,有凹坑和胶膜钻污。

解决方法:定期检查和保护热压辊表面的平整。

(3)不良问题:PCB贴膜温度过高,导致部分接触材料因温差而产生皱皮。

解决方法:降低PCB贴膜温度。

2、干膜在铜箔上贴不牢

(1)不良问题:在处理铜箔表面是没有进行合理的清洁,直接上手操作会留下油污或氧化层。

解决方法:应戴手套进行洗板。

(2)不良问题:干膜溶剂品质不达标或已过期。

解决方法:生产厂家应该选择干膜以及定期检查干膜保质期。

(3)不良问题:传送速度快,PCB贴膜温度低。

解决方法:改变PCB贴膜速度与PCB贴膜温度。

(4)不良问题:加工环境湿度过高,导致干膜粘结时间延长。

解决方法:保持生产环境相对湿度50%。

3、干膜起皱

(1)不良问题:干膜太黏,在操作过程中小心放板。

解决方法:一但出现碰触应该及时进行处理。

(2)不良问题:PCB贴膜前板子太热。

解决方法:板子预热温度不宜太高。

4、余胶

(1)不良问题:干膜质量差。

解决方法:更换干膜。

(2)不良问题:曝光时间太长。

解决方法:对所用的材料有一个了解进行合理的曝光时间。

(3)不良问题:显影液失效。

解决方法:换显影液。

在高速PCB设计时,设计者应该从那些方面去考虑EMC、EMI的规则呢?



一般EMI/EMC设计时需要同时考虑辐射(radiated)与传导(conducted)两个方面。前者归属于频率较高的部分(>30MHz)后者则是较低频的部分(<30MHz)。所以不能只注意高频而忽略低频的部分。

一个好的EMI/EMC设计一开始布局时就要考虑到器件的位置,PCB叠层的安排,重要联机的走法,器件的选择等,如果这些没有事前有较佳的安排,事后解决则会事倍功半,增加成本。

例如时钟产生器的位置尽量不要靠近对外的连接器,高速信号尽量走内层并注意特性阻抗匹配与参考层的连续以减少反射,器件所推的信号之斜率(slewrate)尽量小以减低高频成分,选择去耦合(decoupling/bypass)电容时注意其频率响应是否符合需求以降低电源层噪声。

另外,注意高频信号电流之回流路径使其回路面积尽量小(也就是回路阻抗loopimpedance尽量小)以减少辐射。还可以用分割地层的方式以控制高频噪声的范围。

适当的选择PCB与外壳的接地点(chassisground)。

深圳市赛孚电路科技有限公司为你提供的“FPC打样加工”详细介绍
在线留言

*详情

*联系

*手机

推荐信息

PCB机元器>多层电路板>FPC打样加
信息由发布人自行提供,其真实性、合法性由发布人负责;交易汇款需谨慎,请注意调查核实。
触屏版 电脑版
@2009-2024 京ICP证100626